钜大LARGE | 点击量:1049次 | 2019年11月08日
集成式电源管理单元简化基于FPGA的系统
考虑具有1路12V输入和5路输出的FpGA的多轨电源管理常见设计规格:•内核电轨:1.2V(4A)•辅助电轨:1.8V(4A)•I/O电轨:3.3V(1.2A)•DDR存储器电轨:1.5V(1.2A)•时钟电轨:1.0V(200mA)
FpGA供电应用实例
典型的分立方案有4个开关稳压器连接到12V输入轨。一个开关稳压器的输出预调节LDO以降低功耗。另一种方法是使用一个稳压器将12V输入降压至5V中间轨,然后再经调节以产生所需的各个电压。该方案的成本较低,但由于采用两级电源转换,效率也较低。在以上两种方案中,各稳压器都必须独立使能,因此,可能需要一个专用电源时序控制器来控制电源的时序。噪声可能也是一个问题,除非所有开关稳压器都能同步以降低拍频。
将多个降压调节器和LDO集成到单个封装中,可显著缩小电源管理设计的总体尺寸。此外,与传统分立方案相比,智能型集成解决方案具有许多优势。减少分立元件数目可大幅降低设计的成本、复杂度和制造成本。集成电源管理单元(pMU)ADp505x系列可在单个IC中实现所有这些电压和功能,所用pCB面积和元件大幅减少。
为了最大程度地提高效率,各降压调节器均可直接从12V电压供电,从而无需预调节器级。降压调节器1和2具有可编程电流限值(4A、2.5A或1.2A),因此电源设计师可以快速轻松地为新设计改变电流,大大缩短开发时间。LDO可由其中一个降压调节器供电,提供低噪声1V电源轨用于噪声敏感的模拟电路。
某些设计中,两者都很重要:对较高电流轨使用较低的开关频率以提供最高电源效率,对较低电流轨使用较高的开关频率以缩小电感尺寸和实现最小的pCB面积。主开关频率提供一个2分频选项,允许ADp5050以两种频率工作。降压调节器1和3的开关频率可通过I2C端口设置为主开关频率的一半。