低温18650 3500
无磁低温18650 2200
过针刺低温18650 2200
低温磷酸3.2V 20Ah
21年专注锂电池定制

基于DSP+FPGA的磁铁电源控制器的设计

钜大LARGE  |  点击量:1024次  |  2020年06月18日  

摘要:介绍了一种基于DSp和FpGA的磁铁电源控制器的设计方法,阐述了该控制器硬件系统的组成,包括信号调理电路、中间数据处理部分、后端的驱动电路。同时给出了DSp和FpGA之间通过SpI接口通信的具体流程和输出pWM波形死区部分的控制流程。设计的磁铁电源控制器有很好的控制和运算能力,同时具有很好的灵活性和可靠性。关键词:磁铁电源控制器;DSp;FpGA;SpI磁铁电源大多作为电源中的一种特种电源被广泛应用于加速器、质谱仪等设备,为磁铁供应特定的励磁电流以出现所需的磁场,对磁铁电源的基本要求来源于磁场特性,因此基于数字化电源控制器的磁铁电源为输出高精度的稳定励磁电流,以获得符合运行模式的稳定磁场结构供应了重要保证。文中介绍的磁铁电源控制器采用DSp和FpGA的双CpU结构,采用FpGA控制高精度模数转换器AD7679进行采样,通过DSp的SpI接口把采集到的数据送给DSp;由DSp运算处理后输出用来控制磁铁电源的带有死区的pWM波形。1控制器总体结构控制器采用DSpTMS320F2812为数字处理输出模块,以Altera公司的CvcloneⅢ系列FpGA控制前端AD进行数据采集,数据传输部分由FpGA与DSp的SpI接口完成。通过DSp的SCI串口与上位机实现通讯,显示并控制电源的运行状态,后端的驱动电路中实现主电路和驱动电路的隔离。控制器总体结构框图如图1所示。


2硬件电路设计2.1信号调理电路信号调理电路的重要用途是实现信号的放大和低通滤波。因为要保证将AD转换器的采集信号限制在0~+5V之间,为防止大电流信号时出现过高的输入电压会损坏A/D端口,设计了电平限制保护电路。AD转换器输入采用差分输入方式,将单端信号转换为差分信号,实现比例放大,有效的滤除了高频噪声,便于AD对输入信号的高精度采集。图2为信号限幅、隔离、滤波和放大电路。


2.2FpGA对AD的控制本设计采用的AD7679是18位电荷分配的完全差分逐次逼近型模数转换器,具有570ksps的采样速率,同时可以与5V或3V的数字逻辑电平兼容。为防止采样点在开关脉冲之上,系统出现振荡,可以使DSp在发出开关脉冲的同时给FpGA一个同步信号,作适当延时,等信号的尖峰脉冲消失后,FpGA再给ADC发出采样命令。AD操作分为空闲、开始AD转换、等待AD转换、读AD转换结果4个状态。在CONVST信号的下降沿后,开启转换过程,BUSY会自动置1,保持转换。当BUSY信号变为低电平,CONVST保持高电平时,AD7679处于数据采集阶段。FpGA对AD的控制如图3所示,实际的电路中,FpGA和AD转换器之间加入四通道的磁隔离器件ADuM1412进行数据隔离。


2.3DSp与FpGA间的通信TMS320F2812内部带有一个SpI接口,通过含义控制寄存器。设置DSp为主设备,为通信供应时钟信号,FpGA作为从设备。由于DSp和FpGA的I/O口引脚电压相匹配(3.3V),所以不要电平转换电路。设置FpGA在时钟脉冲上升沿时发送数据,在下降沿时接收数据。由于FpGA发送的数据时总是将最高位的数据移出,接着将剩余的数据分别左移一位,所以DSp将接收到的数据逐位左移实现数据接收。当SpISTE引脚为低电平时,FpGA逐位发送数据;当SpICLK引脚为高电平时,DSp逐位读取数据,并且左移一位后等待下一次SpICLK为高电平,当SpISTE为高电平时,则DSp已经接收完FpGA发送的数据,经过8个时钟脉冲后,完成一次SpI时序,DSp将接收到的数据存储到已经含义的数组中。DSp与FpGA通信引脚连接如图3所示。

钜大锂电,22年专注锂电池定制

钜大核心技术能力